首页 (精心整理)Quartus_II使用教程-完整实例

 (精心整理)Quartus_II使用教程-完整实例

开通vip
举报

爱问共享资料(精心整理)Quartus_II使用教程-完整实例文档免费下载,数万用户每天上传大量最新资料,数量累计超一个亿 ,QuartusⅡ入门教程(一个Verilog程序的编译和功能仿真)QuartusⅡ是Altera公司推出的专业EDA工具,支持原理图输入、硬件描述语言的输入等多种输入方式。硬件描述语言的输入方式是利用类似高级程序的设计方法来设计出数字系统。接下来我们对这种智能的EDA工具进行初步的学习。使大家以后的数字系统设计更加容易上手。第一步:打开软件快捷工具栏:提供设置(setting),编译(compile(​app:ds:compile"\t"_self​))等快捷方式,方便用户使用,用户也可以在菜单栏的下拉菜单找到相应的选项。...

(精心整理)Quartus_II使用教程-完整实例

QuartusⅡ入门教程(一个Verilog程序的编译和功能仿真)QuartusⅡ是Altera公司推出的专业EDA工具,支持原理图输入、硬件描述语言的输入等多种输入方式。硬件描述语言的输入方式是利用类似高级程序的 设计 领导形象设计圆作业设计ao工艺污水处理厂设计附属工程施工组织设计清扫机器人结构设计 方法来设计出数字系统。接下来我们对这种智能的EDA工具进行初步的学习。使大家以后的数字系统设计更加容易上手。第一步:打开软件快捷工具栏:提供设置(setting),编译(compile(​app:ds:compile"\t"_self​))等快捷方式,方便用户使用,用户也可以在菜单栏的下拉菜单找到相应的选项。菜单栏:软件所有功能的控制选项都可以在其下拉菜单中找到。信息栏:编译或者综合整个过程的详细信息显示窗口,包括编译通过信息和报错信息。第二步:新建工程(fil

(精心整理)Quartus_II使用教程-完整实例1

e>newProjectWizard)1工程名称:2添加已有文件(没有已有文件的直接跳过next)3选择芯片型号(我们选择MAX3000A系列下的EPM3256AQC208-10芯片)(注:如果不下载到开发板上进行测试,这一步可以不用设置)4选择仿真,综合工具(第一次实验全部利用quartus做,三项都选None,然后next)5工程建立完成(点finish)第三步:添加文件(file>new>VHDLfile),新建完成之后要先保存。第四步:编写程序以实现一个与门和或门为例,Verilog描述源文件如下:moduletest(a,b,out1,out2);inputa,b;Outputout1,out2;assignout1=a&b;assignout2=a|b

(精心整理)Quartus_II使用教程-完整实例2

;endmodule然后保存源文件;第五步:检查语法(点击工具栏的这个按钮(startAnalysis&synthesis))点击确定完成语法检查第六步:(锁定引脚,点击工具栏的(pinplanner))(注:如果不下载到开发板上进行测试,引脚可以不用分配)双击location为您的输入输出配置引脚。第七步:整体编译(工具栏的按钮(startComplilation))第八步:功能仿真(直接利用quratus进行功能仿真)1将仿真类型设置为功能仿真(Assignments>setting>SimulatorSettings>下拉>Function)2建立一个波形文件:(new>VectorWaveformFile)然后导入引脚(双击Name下面空白区域

(精心整理)Quartus_II使用教程-完整实例3

>NodeFinder>list>点击):接下来设置激励信号(单击>选择>Timing>Multipliedby1)设置b信号源的时候类同设置a信号源,最后一步改为Multipliedby2然后要先生成仿真需要的网表(工具栏processing>GenerateFunctionalSimulationNetlist)接下来开始仿真(仿真前要将波形文件保存,点击工具栏开始仿真):观察波形,刚好符合我们的逻辑。功能仿真通过。第九步:下载(点击(Programmer),再点击HardwareSetup配置下载电缆,单击弹出窗口的“AddHardware”按钮,选择并口下载ByteBlasterMVorByteBlasterMVⅡ,单击“Close

(精心整理)Quartus_II使用教程-完整实例4

”按钮完成设置。CPLD器件生成的下载文件后缀名为.pof,点击下图所示方框,选中下载文件,然后直接点击start按钮开始下载)完!菜单栏快捷工具栏任务管理窗口信息栏工作区资源管理窗口所建工程的保存路径顶层模块名(芯片级设计为实体名),要求与工程名称相同如果有已经存在的文件就在该过程中添加,软件将直接将用户所添加的文件添加到工程中。工程名称选择芯片快速搜索所需的芯片所选的芯片的系列型号选择时序分析仪选择第三方仿真工具,如果使用Quartus内部仿真工具则选择none选择第三方综合工具,如果使用Quartus内部综合工具则选择none工程建立完成,该窗口显示所建立工程所有的芯片,其他第三方EDA工具选择情况,以及模块名等等信息。我们选择VerilogHDLFile设计文件格式既选择V

(精心整理)Quartus_II使用教程-完整实例5

erilog文本输入形式语法检查成功,没有error级别以上的错误该窗口显示了语法检查后的详细信息,包括所使用的io口资源的多少等 内容 财务内部控制制度的内容财务内部控制制度的内容人员招聘与配置的内容项目成本控制的内容消防安全演练内容 ,相应的英文名大家可以自己查阅顶层某块的输入输出口与物理的芯片端口想对应各个端口的输入输出类型选择为使用端口选项卡该窗口给出综合后代码的资源使用情况既芯片型号等等信息。Functional表示功能仿真,既不包括时序信息,timinng表示时序仿真。加入线及寄存器的延时信息添加波形文件作为信号输出文件,以便观察信号的输出情况点击产生端口列表点击如下图添加信号双击弹出右边的对话框我们自定义的输入信号设置输入信号周期设置仿真的开始及结束时间由a,b两个信号经过我们设计的模块产生的结果点击该按钮开始下载下载进度条下载是该选项必须打勾PAGE/NUMPAGES

本文档为【(精心整理)Quartus_II使用教程-完整实例】,请使用软件OFFICE或WPS软件打开。作品中的文字与图均可以修改和编辑, 图片更改请在作品中右键图片并更换,文字修改请直接点击文字进行修改,也可以新增和删除文档中的内容。

[版权声明] 本站所有资料为用户分享产生,若发现您的权利被侵害,请联系客服邮件isharekefu@iask.cn,我们尽快处理。
本作品所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用。
网站提供的党政主题相关内容(国旗、国徽、党徽..)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。

下载免费 ,已有0人下载

最新资料

热门推荐

推荐专题

v

机构认证用户 夕夕资料

拥有专业强大的教研实力和完善的师资团队,专注为用户提供合同简历、论文写作、PPT设计、计划书、策划案、各类模板等,同时素材和资料部分来自网络,仅供参考.